晶振的PCB布线问题

2013年12月4日 14:52
转载(0) / 评论(1) / 浏览(1033)

晶振和芯片的距离一般要尽量靠近,一般指的是无源晶振,那么有源的晶振布线有什么要求吗?有源晶振能驱动多少个芯片呢?

有源晶振也不能输出接长线

时钟源通常是系统中最严重的EMI辐射源,如果接长线,其结果是长线就成了天线,这在很多应用中是不准许的,所有时钟源都必须尽量靠近相关器件,必要时用多个时钟源,不得以下可以采用多层PCB将时钟连线屏蔽。有源晶振的输出一般是标准TTL规格,至于能驱动多少芯片要看这些芯片的特性。

时钟布哪一层?

夹心层,其上下都是覆地

但这种方法只有在不得以下为之,而且成本未必低于多时钟(多层PCB的价格明显高于双面板),要过某些强制标准的产品尽量不要这么干。

1. Crystal下不可走線,電路儘量靠近chip端。

2. trace儘量短,與其他信號需20mil間距,最好使用ground trace與其他信號隔離.

3.Crystal底下儘量不要走線. 如果實在要走線的話, 不能走線進Crystal pin腳周圍50mil之內. 尤其避免高速訊號.

晶振信号线尽可能短,需要包地(因为有噪声,本质就是怕它影响到别人,或者怕别人影响到他)。尽可能不穿孔,以为一个过孔会有0.5pF的寄生电容,另外,走线粗细要一致。

评论(1)

1楼 评论时间:2014年3月12日 08:42 回复

如果是多层板,有源晶振在TOP层,第二层是地平面,第三层是信号层。 在晶振下的第三层布线会有影响吗?

发表评论
登录

分享我看的,我做的,我写的,给别人带了方便,渐渐发现这些其实也给自己做了一个厚重的广告,世界上的事从来都是这样,无意插柳柳成荫。

我可以
  • 评论
关联标签
pcb × 163
布线 × 10
晶振 × 5
关联热门电子辑
类似的技文

浏览(751) / 评论(0) / 2013年9月30日 22:32

浏览(748) / 评论(0) / 2013年9月30日 22:27

浏览(914) / 评论(0) / 2013年9月30日 22:27

浏览(776) / 评论(0) / 2013年9月30日 22:36

浏览(720) / 评论(0) / 2013年9月30日 22:27

浏览(923) / 评论(0) / 2013年9月30日 22:26

浏览(879) / 评论(0) / 2013年9月30日 22:27

浏览(688) / 评论(0) / 2013年9月30日 22:27

浏览(891) / 评论(0) / 2013年9月30日 22:27

浏览(929) / 评论(0) / 2013年9月30日 22:28