DDR2的设计经验经典流程-3

2013年9月30日 22:27
转载(0) / 评论(1) / 浏览(1114)

五、电源处理

VREF处理:

VREF主要用作输入缓冲电平判断,电流较小,一般不大于3mA,,推荐线宽为15~25mil;

VREF到其他信号线的间距不应小于20mil。

 \

VTT处理:

一般在DDR2系统中VTT仅用于地址、命令和控制信号的端接。标准DDR2电源为1.8v,VTT电源为0.9V,VTT所使用的铜皮宽度应该足够大(推荐150mil以上)。



\



1.8v 处理:

 \

 \

六、EMC处理

1)     完整的参考平面

2)     带状线处理

 \\

建议重要信号杜绝有下图走线处理,

 \

整体效果:



评论(1)

1楼 评论时间:2013年11月9日 16:28 回复

你好,我想问哈,那个杜绝下图走线处理,,能讲讲原因不?

发表评论
登录

当一个人不为吃饭问题而烦恼的时候,最容易堕落,不要让自己闲下来,生命在奉献,只有默默的奉献,才会让生命长久,让生活更精彩!!

我可以
  • 评论
关联标签
allegro × 29
流程 × 8
DDR2 × 5
DDR × 3
关联热门电子辑
类似的技文

浏览(3488) / 评论(2) / 2013年9月30日 22:27

浏览(889) / 评论(3) / 2013年11月2日 16:13

浏览(837) / 评论(1) / 2013年11月16日 22:00

浏览(1259) / 评论(0) / 2013年9月30日 22:27

浏览(798) / 评论(0) / 2013年9月30日 22:27

浏览(1239) / 评论(0) / 2014年10月23日 10:04

浏览(996) / 评论(0) / 2014年10月24日 13:36

浏览(891) / 评论(0) / 2013年9月30日 22:27

浏览(819) / 评论(0) / 2013年9月30日 22:29

浏览(763) / 评论(0) / 2013年9月30日 22:31